Categorías
···
Entrar / Registro

Ingeniero de Temporización y Tecnología

Indeed
Tiempo completo
Presencial
Sin requisito de experiencia
Sin requisito de título
Rosario Castellanos 10501, Zona Urbana Río Tijuana, 22010 Tijuana, B.C., México
Favoritos
Compartir
Parte del contenido se ha traducido automáticamenteVer original

Descripción

Resumen: Este puesto implica diseñar productos innovadores de SOC a nivel de bloque/IP y a nivel de sistema para el desarrollo avanzado de semiconductores. Aspectos destacados: 1. Trabajar con metodologías, herramientas y tecnologías de clase mundial 2. Impulsar la metodología STA de la empresa mediante herramientas avanzadas 3. Contribuir a la convergencia temporal, al diseño PPA y a tecnologías de proceso avanzadas Este puesto consiste en colaborar con una empresa líder global en el diseño y desarrollo de semiconductores avanzados, responsable de arquitecturas y plataformas que constituyen el núcleo de algunos de los dispositivos más innovadores del mercado. Su ingeniería de silicio impulsa soluciones que ofrecen alto rendimiento, eficiencia energética e integración inteligente, complementadas por un papel clave en el avance de las telecomunicaciones modernas mediante tecnologías inalámbricas de conectividad de próxima generación. Sus soluciones están integradas en miles de millones de dispositivos en todo el mundo, ofreciendo un entorno profesional ideal para talentos que buscan impacto tecnológico, innovación y crecimiento dentro de un contexto global. El candidato trabajará con metodologías, herramientas y tecnologías de clase mundial para diseñar productos innovadores de SOC a nivel de bloque/IP y a nivel de sistema en procesos de 5 nm, 4 nm y posteriores. * Colaborará con el equipo de diseño físico (y otros equipos) en el cierre temporal, con los equipos de CAD, con los equipos de IP y con los equipos de tecnología de diseño para el desarrollo y validación de scripts/herramientas de flujo. * Será responsable de simulaciones Spice (Hspice/Primesim/Finesim/AFS/Spectre) para la validación de esquinas PVT y de la correlación entre STA y Spice. Validación de paquetes temporales en tecnologías de proceso avanzadas mediante PT/PT\-SI y Tempus. * Facilitará e impulsará la metodología STA de la empresa mediante PT\-SI, Tempus y herramientas de ECO temporales de clase mundial. Trabajará en la especificación de aprobación temporal para distintos proyectos y apoyará la aprobación temporal de SOCs complejos. Contribución práctica a la aprobación temporal STA. * Un ingeniero de temporización debe ser capaz de comprender todo tipo de rutas temporales complejas (digitales, analógicas, mixtas), restricciones temporales y proponer soluciones, si fuera necesario. Buen conocimiento del flujo digital RTL a GDS. Conocimientos de DC/DCT/DCG/FC/Genus/Oasis, ICC2/FusionCompiler/Innovus/Aprisa, RedHawk/SeaHawk/Voltus son un valor añadido. * Debe poseer buenos conocimientos prácticos de ejecución. * Su contribución deberá mejorar el proceso de convergencia temporal en toda la empresa, el diseño PPA, el rendimiento y el soporte para la puesta en marcha de nuevas tecnologías de proceso avanzadas, desde los kits de diseño (PDK) hasta la producción de diseños VLSI. * Debe tener buenas habilidades de programación en Python, Perl, TCL, shell de Unix y C/C\+\+. * Experiencia en modelado de ML es un valor añadido.

Fuentea:  indeed Ver publicación original
Juan García
Indeed · HR

Compañía

Indeed
Juan García
Indeed · HR

Empleos similares

Cookie
Configuración de cookies
Nuestras aplicaciones
Download
Descargar en
APP Store
Download
Consíguelo en
Google Play
© 2025 Servanan International Pte. Ltd.